반응형
Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
Tags
- systolic array
- Makefile compile
- 딥러닝 가속기
- Pyverilog 실행
- CDC
- Pyverilog 설치
- 이진수 곱셈 알고리즘
- 데이터 해저드
- pyverilog 설치 오류
- makefile
- 남산업힐
- gcc 컴파일
- linux makefile 작성
- pytest-pythonpath 설치 오류
- Pyvrilog tutorial
- DNN 가속기
- Data HAzard
- AMBA
- pygraphviz 설치 오류
- 대구 반도체 설계기업 특화
- 컨벌루션 연산
- linux c 컴파일
- Pyverilog 튜토리얼
- Design DNN Accelerator
- CUDA
- CLOCK GATING
- 클럭 게이팅
- linux c++ 컴파일
- DNN Accelerator
- gpgpu-sim
Archives
- Today
- Total
목록System verilog envirionment (1)
오늘은 맑음
System Verilog study (2). system environment
TOP 하위 module/program/interface를 담고있는 전체 구조를 의미 Program testbench를 구성하는 블럭 testbench가 시작되는 entry point(c언어의 main함수와 동일) 하나의 initial만이 선언된다 module에서는 initial과 always가 선언되지만 program에서는 initlal 하나만이 선언된다. 기존의 verilog hdl로 짜여진 testbench는 여러개의 initial문이 선언될 수 있었다. Program의 하위 block Configure : 초기 Setup하는 블럭 Generator : testbench에서 사용되는 값을 생성하는 블럭 Driver : Generator에서 생성된 값을 DUT로 전달하는 블럭 Self Check : ..
Language/System Verilog
2021. 6. 12. 18:07