반응형
Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
Tags
- 딥러닝 가속기
- 클럭 게이팅
- gpgpu-sim
- AMBA
- linux makefile 작성
- CDC
- 대구 반도체 설계기업 특화
- Pyvrilog tutorial
- Pyverilog 실행
- linux c++ 컴파일
- CLOCK GATING
- CUDA
- pytest-pythonpath 설치 오류
- systolic array
- 남산업힐
- Makefile compile
- 이진수 곱셈 알고리즘
- gcc 컴파일
- linux c 컴파일
- Pyverilog 설치
- pygraphviz 설치 오류
- makefile
- Design DNN Accelerator
- Pyverilog 튜토리얼
- 데이터 해저드
- 컨벌루션 연산
- DNN 가속기
- pyverilog 설치 오류
- Data HAzard
- DNN Accelerator
Archives
- Today
- Total
목록PMOS (1)
오늘은 맑음
CMOS 동작 원리와 장/단점
CMOS(complementary metal-oxide semiconductor) CMOS는 서로 성격이 다른 nMOS와 pMOS로 이루어져 있습니다. nMOS pull-down network pMOS pull-up network nMOS는 pull-down network고, pMOS는 pull-up network입니다. 이렇게 서로 다른 두 MOSFET으로 이루어진게 CMOS입니다. nMOS는 pull-down network이므로 전압을 인가하면 전류가 흐르고, 전압을 인가하지 않으면 전류가 흐르지 않습니다. pMOS는 pull-up network이므로 전압을 인가하면 전류가 끊기고 전압을 인가하지 않으면 전류가 흐릅니다. CMOS는 그림 2와 같이 VDD에 연결된 pMOS와 GND에 연결된 nMOS로..
Digital logic
2022. 1. 9. 20:35