반응형
Notice
Recent Posts
Recent Comments
Link
| 일 | 월 | 화 | 수 | 목 | 금 | 토 |
|---|---|---|---|---|---|---|
| 1 | 2 | 3 | 4 | |||
| 5 | 6 | 7 | 8 | 9 | 10 | 11 |
| 12 | 13 | 14 | 15 | 16 | 17 | 18 |
| 19 | 20 | 21 | 22 | 23 | 24 | 25 |
| 26 | 27 | 28 | 29 | 30 | 31 |
Tags
- 클럭 게이팅
- gcc 컴파일
- Pyverilog 설치
- 남산업힐
- gpgpu-sim
- linux c 컴파일
- makefile
- linux makefile 작성
- 컨벌루션 연산
- systolic array
- linux c++ 컴파일
- DNN 가속기
- Pyvrilog tutorial
- CDC
- pyverilog 설치 오류
- CUDA
- 이진수 곱셈 알고리즘
- pygraphviz 설치 오류
- CLOCK GATING
- Makefile compile
- AMBA
- Pyverilog 실행
- 데이터 해저드
- Design DNN Accelerator
- 딥러닝 가속기
- DNN Accelerator
- Pyverilog 튜토리얼
- 대구 반도체 설계기업 특화
- pytest-pythonpath 설치 오류
- Data HAzard
Archives
- Today
- Total
목록vivado hls (1)
오늘은 맑음
Vivado HLS(High Level Synthesis)
HLS란?(High Level Synthesis) 오늘날 사용하는 애플리케이션에 사용되는 알고리즘들은 과거보다 훨씬 복잡해졌다. 또한 새로운 알고리즘이 등장하는 속도도 매우 빠르기 때문에 HDL을 이용해서 IP를 생성하는 속도가 따라잡기 어려워졌다. HDL을 이용하여 하드웨어를 구현하는 방법은 시간소모가 많아 개발시간이 느리기 때문이다. 따라서 HDL보다 생산성이 높은 C를 기반으로 IP를 생성하는 프로그램들이 등장하는데 이를 HLS라고 한다. Vivado에도 HLS를 지원하며 System Edition을 설치하면 사용할 수 있다.
Tools/Vivado
2019. 12. 12. 16:41