반응형
Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
Tags
- linux c++ 컴파일
- pyverilog 설치 오류
- CLOCK GATING
- Data HAzard
- Design DNN Accelerator
- Pyvrilog tutorial
- 남산업힐
- 컨벌루션 연산
- CDC
- AMBA
- pygraphviz 설치 오류
- makefile
- DNN Accelerator
- gpgpu-sim
- Makefile compile
- linux c 컴파일
- systolic array
- Pyverilog 튜토리얼
- Pyverilog 실행
- 대구 반도체 설계기업 특화
- CUDA
- 데이터 해저드
- 클럭 게이팅
- 이진수 곱셈 알고리즘
- pytest-pythonpath 설치 오류
- 딥러닝 가속기
- DNN 가속기
- Pyverilog 설치
- linux makefile 작성
- gcc 컴파일
Archives
- Today
- Total
목록xilinx multiplier synthesis (1)
오늘은 맑음
xilinx / mutlipliers 합성 결과
요즘 딥러닝 하드웨어 가속기(NPU)에서 곱셈기에 대해 공부하고 있습니다. vivado에서 곱셈기를 합성해보면 다양한 결과가 나옵니다. module mult( input [IN-1:0] a, input [IN-1:0] b, output [OUT-1:0] c ) assign c = a * b; endmodule 예를 들어 위의 곱셈을 수행하는 모듈을 만들고 합성을 해보면 어떨때는 DSP를 사용하고 어떨때는 LUT-based multiplier가 생성이 됬습니다. xilinx document를 찾아보니 input width에 따라 합성 결과가 달라진다고 설명되어있습니다. 어떠한 케이스에서는 LUT-based multiplier가 생성이 되고, input width가 매우 큰 경우에는 dedicated mul..
Digital logic
2020. 6. 26. 15:57