반응형
Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
Tags
- 이진수 곱셈 알고리즘
- Makefile compile
- linux c 컴파일
- systolic array
- Data HAzard
- gcc 컴파일
- Pyverilog 튜토리얼
- 클럭 게이팅
- DNN Accelerator
- 남산업힐
- 컨벌루션 연산
- linux makefile 작성
- Pyvrilog tutorial
- pygraphviz 설치 오류
- gpgpu-sim
- makefile
- pytest-pythonpath 설치 오류
- CUDA
- CLOCK GATING
- Design DNN Accelerator
- 대구 반도체 설계기업 특화
- AMBA
- CDC
- Pyverilog 설치
- linux c++ 컴파일
- 데이터 해저드
- pyverilog 설치 오류
- 딥러닝 가속기
- DNN 가속기
- Pyverilog 실행
Archives
- Today
- Total
오늘은 맑음
verilog 문법(1) 결합연산자, 중복연산자 본문
반응형
1. signal 묶기, 결합연산자
함께 출력으로 나가는 데이터 또는 함께 입력으로 들어갈 때 사용합니다.
사용법은 묶고자 하는 시그널들을 중괄호{} 안에 넣어 사용합니다.
예를 들면
wire a, b;
a와 b라는 신호가 있다면
assign out = {a, b};
다음과 같이 묶습니다.
이렇게 되면 msb는 a가 되고 lsb는 b가 됩니다.
2. 중복 연산자
역시 중괄호 {}를 사용합니다.
assign [3:0] out;
다음과 같이 4bit의 out이 선언되어 있을 때 out을 1bit로 채우는 방법은 다음과 같습니다.
1. assign out = 4'b1111;
2. assign out = {4{1'b1}};
지금은 4bit만을 사용했지만 만약 128-bit? 256-bit? 이렇게 큰 데이터를 사용하는 경우에는 조금 피곤하겠죠?
이럴 때 중복 연산자를 사용해서 반복되는 데이터를 채워주면 됩니다.
1번처럼 binary, hex, decimal을 이용해서 명시해주는 방법과 2번과 같이 1bit를 4번 넣는다는 의미로 피연산자를 중괄호에 넣고 반복상수를 앞에 표기해서 표현할 수 있습니다.
반응형
'Digital logic' 카테고리의 다른 글
verilog hdl 설계시 주의할 점(2) (2) | 2021.04.21 |
---|---|
verilog 문법(2) ! 와 ~(산술 부정과 비트단위 부정) (2) | 2021.04.18 |
xilinx / mutlipliers 합성 결과 (0) | 2020.06.26 |
verilog 모듈 설계시 팁(2) (0) | 2020.05.04 |
Booth's algorithm (0) | 2020.04.21 |
Comments