반응형
Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | |||||
3 | 4 | 5 | 6 | 7 | 8 | 9 |
10 | 11 | 12 | 13 | 14 | 15 | 16 |
17 | 18 | 19 | 20 | 21 | 22 | 23 |
24 | 25 | 26 | 27 | 28 | 29 | 30 |
Tags
- Pyverilog 설치
- 딥러닝 가속기
- Data HAzard
- pygraphviz 설치 오류
- 데이터 해저드
- linux c 컴파일
- AMBA
- 이진수 곱셈 알고리즘
- DNN Accelerator
- 대구 반도체 설계기업 특화
- Pyverilog 실행
- 컨벌루션 연산
- DNN 가속기
- pyverilog 설치 오류
- gcc 컴파일
- Pyvrilog tutorial
- linux makefile 작성
- gpgpu-sim
- CUDA
- makefile
- 클럭 게이팅
- Makefile compile
- CDC
- Pyverilog 튜토리얼
- Design DNN Accelerator
- linux c++ 컴파일
- 남산업힐
- systolic array
- CLOCK GATING
- pytest-pythonpath 설치 오류
Archives
- Today
- Total
오늘은 맑음
Multiplication algorithm(2) 본문
반응형
이번에는 multiplicand A가 음수인 경우의 곱셈 과정을 살펴보겠습니다.
이번에는 A = -5, X = 3인 경우 연산을 진행해보겠습니다.
A는 음수이므로 2의 보수(2's complement)로 변환한 후 연산이 진행됩니다.
-5를 2의 보수로 변환하면 다음과 같습니다.
-5 = 1011
연산을 수행하면 위와 같습니다.
전체적인 과정은 양수 x 양수와 같으나 차이점이 있다면 shift할 때 MSB를 부호로 채워줍니다.
따라서 결과는 1110001이 되며 보수 형태를 다시 바꿔주게 되면 다음과 같습니다.
1110001 => 1110000 => 1001111
따라서 -15가 나오게 됩니다.
반응형
'Digital logic' 카테고리의 다른 글
이진수 수의 표현 / Binary Number System(1) (0) | 2020.04.19 |
---|---|
Multiplication algorithm(3) (0) | 2020.04.17 |
Multiplication algorithm(1) (0) | 2020.04.17 |
CDC(Clock Domain Crossing) (4) | 2019.12.05 |
Metastability/Metastable state (0) | 2019.12.04 |
Comments