반응형
Notice
Recent Posts
Recent Comments
Link
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | |||
5 | 6 | 7 | 8 | 9 | 10 | 11 |
12 | 13 | 14 | 15 | 16 | 17 | 18 |
19 | 20 | 21 | 22 | 23 | 24 | 25 |
26 | 27 | 28 | 29 | 30 | 31 |
Tags
- Design DNN Accelerator
- Pyverilog 실행
- linux c++ 컴파일
- AMBA
- pytest-pythonpath 설치 오류
- 클럭 게이팅
- Data HAzard
- linux c 컴파일
- 남산업힐
- gpgpu-sim
- Pyverilog 설치
- CDC
- 대구 반도체 설계기업 특화
- gcc 컴파일
- 딥러닝 가속기
- makefile
- 데이터 해저드
- CLOCK GATING
- 이진수 곱셈 알고리즘
- pygraphviz 설치 오류
- DNN 가속기
- DNN Accelerator
- linux makefile 작성
- 컨벌루션 연산
- systolic array
- Pyverilog 튜토리얼
- pyverilog 설치 오류
- CUDA
- Makefile compile
- Pyvrilog tutorial
Archives
- Today
- Total
오늘은 맑음
Clock Skew(클록 스큐) 본문
반응형
오늘은 Clock Skew에 대해서 알아보겠습니다.
Clock Skew는 칩 내부의 물리적인 특성에 의해서 발생할 수 있습니다.
일반적으로 RTL Simulation에서는 어떠한 배선의 길이, 온도, 공정의 조건을 주지 않고 ideal(이상적인)한 상태라고 가정합니다.
따라서 Simulation에서는 Skew와 같은 non-ideal(비이상적인)한 현상을 확인할 수 없고, backend과정에서 확인할 수 있습니다.
클록 스큐를 표현한 그림은 아래와 같습니다.
클록을 생성하는 모듈에서 주기 T의 클록을 생성했습니다.
생성 된 동일한 클록을 A와 B모듈에서 받는다고 했을 때 아래와 같은 현상이 발생할 수 있습니다.
A와 B에서 동일한 클록을 받지만, B에서는 delay가 발생해서 A와 같은 타이밍에 받지 못하게 되는 현상을 Skew라고 합니다. 이는 A와 B모듈이 실제 칩에 있는 위치, 즉 배선의 길이, 주변의 온도, 공정 등의 영향을 받게 됩니다.
이렇게 Skew가 발생한다면 원하지 않는 결과가 F/F에서 출력될 수 있게 됩니다.
반응형
'Digital logic' 카테고리의 다른 글
active high와 active low (2) | 2021.05.16 |
---|---|
Combinational feedback loop란 (3) | 2021.05.09 |
verilog 문법(4) and/or 비트연산자, 논리연산자 (0) | 2021.05.01 |
verilog 문법(3) part select (0) | 2021.04.24 |
Dual port register와 Single port register (2) | 2021.04.22 |
Comments