일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | |||
5 | 6 | 7 | 8 | 9 | 10 | 11 |
12 | 13 | 14 | 15 | 16 | 17 | 18 |
19 | 20 | 21 | 22 | 23 | 24 | 25 |
26 | 27 | 28 | 29 | 30 | 31 |
- systolic array
- linux makefile 작성
- CUDA
- Makefile compile
- linux c 컴파일
- 이진수 곱셈 알고리즘
- pyverilog 설치 오류
- linux c++ 컴파일
- DNN 가속기
- Pyverilog 실행
- AMBA
- 데이터 해저드
- CLOCK GATING
- 클럭 게이팅
- makefile
- Data HAzard
- gpgpu-sim
- pytest-pythonpath 설치 오류
- Design DNN Accelerator
- CDC
- pygraphviz 설치 오류
- Pyvrilog tutorial
- 남산업힐
- 대구 반도체 설계기업 특화
- Pyverilog 튜토리얼
- gcc 컴파일
- 딥러닝 가속기
- DNN Accelerator
- 컨벌루션 연산
- Pyverilog 설치
- Today
- Total
목록분류 전체보기 (227)
오늘은 맑음
원래 1월 초에 가려고 했던 모구모구돈부리에 방문했어요. 그 전까지는 오픈을 안하다가 1월 10일부터 오픈을 다시 한다고 해서 10일 점심시간에 맞춰서 바로 갔습니다. 식당 문이 이쁘죠?? 대신 바깥쪽에 앉으시면 발이 시려워요 테이블이 안에 10개밖에 없다고 해서 일찍 갔지만... 역시나 가자마자 앞에 한 팀이 있었어요. 자리가 나서 안내 받아서 들어간 다음 키오스크로 선결제 주문을 하고 앉았어요. 오픈날이라 그런지 가츠동이랑 김치치즈가츠동만 주문이 가능했어요. 요일마다 메뉴가 다르니까 미리 보고 와야겠더라구요. 앉아서 조금 기다리니까 먼저 세팅부터 해주셨어요. 맨 왼쪽부터 국물, 단무지, 김치가 있어요. 국물은 파가 떠있었는데, 콩나물국 같기도 하고 조개탕 같은 느낌이 되게 시원한 맛이었어요. 나중에 ..
CMOS(complementary metal-oxide semiconductor) CMOS는 서로 성격이 다른 nMOS와 pMOS로 이루어져 있습니다. nMOS pull-down network pMOS pull-up network nMOS는 pull-down network고, pMOS는 pull-up network입니다. 이렇게 서로 다른 두 MOSFET으로 이루어진게 CMOS입니다. nMOS는 pull-down network이므로 전압을 인가하면 전류가 흐르고, 전압을 인가하지 않으면 전류가 흐르지 않습니다. pMOS는 pull-up network이므로 전압을 인가하면 전류가 끊기고 전압을 인가하지 않으면 전류가 흐릅니다. CMOS는 그림 2와 같이 VDD에 연결된 pMOS와 GND에 연결된 nMOS로..
작년 봄 가민 520 엣지를 중고로 구매했었습니다. 그 동안에는 핸드폰으로 스트라바를 켜고 탔었는데, 마침 지인께서 가민을 쓰지 않는다고 하셔서 제가 바로 구매했죠. 사실 자전거를 처음 사면서 속도계를 사려고 하지 않았습니다. '속도나 케이던스를 알아서 뭐하지?'라는 생각이 강했기 때문에 처음 자전거를 살 때에도 구매를 할 생각이 없었어요. 하지만 이번에 써보면서 생각이 조금 달라졌습니다. 가민 520 엣지 장점 가장 큰 장점은 가격인 것 같습니다. 기능도 매우 많고 배터리도 오래 갑니다. 많은 센서들과 호환되고. 경로를 넣어서 지도를 통해 네비게이션 기능을 사용할 수 도 있죠. 이렇게 기능이 많은데 나온 기간이 꽤 되어 중고가격이 비교적 저렴하게 형성되어 있습니다. 비슷한 기능이 있는 싸이클링 컴퓨터를..
최근 이런 저런 이유로 NPU 관련 자료를 정리하지 못하고 있습니다. 당장 필요한 공부를 하느라고 잠시 미뤄졌네요... 현재 보고 있는 강좌는 K-MOOK에서 공개한 강좌입니다. 저도 최근에 지인께 전달 받아서 듣고 있는데 전체적인 반도체 공정부터 설계까지 다루고 있습니다. 2월 15일까지 오픈하므로 보시는 분께서는 강좌를 들어보시기 바랍니다! http://www.kmooc.kr/courses/course-v1:POSTECHk+EECE490F+2021_T2/course/ 강좌 | EECE490F | K-MOOC www.kmooc.kr 시스템 반도체 설계(하드웨어 시스템즈)
혹시 반도체 설계를 처음 접하시고 인공지능 반도체에 관심 있으신데 분들은 보시면 좋을 것 같아요. -설계독학맛비 https://www.youtube.com/c/aifpga 설계독학맛비 비메모리 반도체 내용을 학습할 수 있는 설계독학 채널 입니다 :) Verilog HDL, FPGA, AI HW 설계를 위주로 진행합니다. 많이 놀러와 주세요! Blog : https://aifpga.tistory.com/ Github : https://github.com/matbi86/sulgyedo www.youtube.com Xilinx FPGA를 이용해서 NPU 설계 관련 일을 하고 계십니다. Verilog Hdl 뿐만 아니라 HLS(High Level Synthesis)를 이용해서 설계해보신 경험을 바탕으로 유튜브를..
Baseline JPEG JPEG은 정지된 이미지를 압축하기 위해서 만들어진 손실 압축 표준으로 Baseline JPEG은 가장 초기에 나온 JPEG 표준입니다. 무손실 압축은 JPEG-LS(lossless)에서 추가되었습니다. 단어를 편하게 하기 위해서 JPEG이라고 부르고 손실 압축 JPEG에 대해 알아보겠습니다. 오늘 알아볼 손실 압축 JPEG은 DCT(Discrete Cosinn Transform)를 기반으로 coding을 합니다. Encoder 인코더의 block diagram입니다. Source image를 8x8 블럭으로 쪼갭니다.(JPEG이 만들어졌을 당시에는 하드웨어/소프트웨어 관점으로 보았을 때 8x8로 쪼개는 것이 최선이라고 판단되었습니다. 더욱 커지면 하드웨어로 구현하는데 cost가..